Autor der Publikation

Compact-2D: A Physical Design Methodology to Build Commercial-Quality Face-to-Face-Bonded 3D ICs.

, , und . ISPD, Seite 90-97. ACM, (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Monolithic 3D IC design: Power, performance, and area impact at 7nm., , , , , , , und . ISQED, Seite 41-48. IEEE, (2016)Full-chip monolithic 3D IC design and power performance analysis with ASAP7 library: (Invited Paper)., , , und . ICCAD, Seite 1005-1010. IEEE, (2017)RTL-to-GDS Tool Flow and Design-for-Test Solutions for Monolithic 3D ICs., , , , , , , , , und 1 andere Autor(en). DAC, Seite 101. ACM, (2019)Full-Chip Electro-Thermal Coupling Extraction and Analysis for Face-to-Face Bonded 3D ICs., , , , , und . ISPD, Seite 39-46. ACM, (2020)Pseudo-3D Approaches for Commercial-Grade RTL-to-GDS Tool Flow Targeting Monolithic 3D ICs., , , , und . ISPD, Seite 47-54. ACM, (2020)Compact-2D: A Physical Design Methodology to Build Commercial-Quality Face-to-Face-Bonded 3D ICs., , und . ISPD, Seite 90-97. ACM, (2018)Design-Aware Partitioning-Based 3-D IC Design Flow With 2-D Commercial Tools., , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (3): 410-423 (2022)Pin-3D: A Physical Synthesis and Post-Layout Optimization Flow for Heterogeneous Monolithic 3D ICs., , , , und . ICCAD, Seite 4:1-4:9. IEEE, (2020)Cascade2D: A design-aware partitioning approach to monolithic 3D IC with 2D commercial tools., , , , , , und . ICCAD, Seite 130. ACM, (2016)Design automation and testing of monolithic 3D ICs: Opportunities, challenges, and solutions: (Invited paper)., , , und . ICCAD, Seite 805-810. IEEE, (2017)