Autor der Publikation

A Fully Synthesized 13.7μJ/Prediction 88% Accuracy CIFAR-10 Single-Chip Data-Reusing Wired-Logic Processor Using Non-Linear Neural Network.

, , , , , und . ASP-DAC, Seite 182-183. ACM, (2023)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Kosuge, Atsutake
Eine Person hinzufügen mit dem Namen Kosuge, Atsutake
 

Weitere Publikationen von Autoren mit dem selben Namen

Analytical thruchip inductive coupling channel design optimization., , , , , und . ASP-DAC, Seite 731-736. IEEE, (2016)A 16 nJ/Classification FPGA-Based Wired-Logic DNN Accelerator Using Fixed-Weight Non-Linear Neural Net., , und . IEEE J. Emerg. Sel. Topics Circuits Syst., 11 (4): 751-761 (2021)Inductively-powered wireless solid-state drive (SSD) system with merged error correction of high-speed non-contact data links and NAND flash memory., , , , , , , und . VLSIC, Seite 128-. IEEE, (2015)A 183.4nJ/inference 152.8μW Single-Chip Fully Synthesizable Wired-Logic DNN Processor for Always-On 35 Voice Commands Recognition Application., , , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)A 7 Gb/s Micro Rotatable Transmission Line Coupler with Deep Proximity Coupling Mode and Ground Shielding Vias., , , , und . ICECS 2022, Seite 1-4. IEEE, (2022)A 7-nm FinFET 1.2-TB/s/mm2 3D-Stacked SRAM with an Inductive Coupling Interface Using Over-SRAM Coils and Manchester-Encoded Synchronous Transceivers., , , , und . HCS, Seite 1-14. IEEE, (2022)24.4 A 6.5Gb/s Shared bus using electromagnetic connectors for downsizing and lightening satellite processor system by 60%., , , , und . ISSCC, Seite 1-3. IEEE, (2015)mmWave-YOLO: A mmWave Imaging Radar-Based Real-Time Multiclass Object Recognition System for ADAS Applications., , , und . IEEE Trans. Instrum. Meas., (2022)A 6.5Gb/s Shared Bus Using Electromagnetic Connectors for Downsizing and Lightening Satellite Processor System., , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 105-A (3): 478-486 (2022)Circuit and package design for 44GB/s inductive-coupling DRAM/SoC interface., , , , und . ASP-DAC, Seite 44-45. IEEE, (2015)