Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 0.7-V 870-µW Digital-Audio CMOS Sigma-Delta Modulator., , , , und . IEEE J. Solid State Circuits, 44 (4): 1078-1088 (2009)A 30.3dBm 1.9GHz-bandwidth 2×4-array stacked 5.3GHz CMOS power amplifier., , und . ISSCC, Seite 88-89. IEEE, (2013)Substrate noise coupling through planar spiral inductor., , , , und . IEEE J. Solid State Circuits, 33 (6): 877-884 (1998)A CMOS oversampling bandpass cascaded D/A converter with digital FIR and current-mode semi-digital filtering., , , und . IEEE J. Solid State Circuits, 39 (4): 585-593 (2004)An IC for linearizing RF power amplifiers using envelope elimination and restoration., und . IEEE J. Solid State Circuits, 33 (12): 2252-2258 (1998)A calibration-free 800MHz fractional-N digital PLL with embedded TDC., , und . ISSCC, Seite 472-473. IEEE, (2010)A 65nm dual-band 3-stream 802.11n MIMO WLAN SoC., , , , , , , , , und 21 andere Autor(en). ISSCC, Seite 170-172. IEEE, (2011)A Digitally Modulated Polar CMOS Power Amplifier With a 20-MHz Channel Bandwidth., , , , und . IEEE J. Solid State Circuits, 43 (10): 2251-2258 (2008)A 150-MS/s 8-b 71-mW CMOS time-interleaved ADC., , , und . IEEE J. Solid State Circuits, 40 (5): 1057-1067 (2005)Measuring and modeling the effects of substrate noise on the LNA for a CMOS GPS receiver., , , , und . IEEE J. Solid State Circuits, 36 (3): 473-485 (2001)