Autor der Publikation

Cost-Effective and Highly Reliable Circuit-Components Design for Safety-Critical Applications.

, , , , , , , , und . IEEE Trans. Aerosp. Electron. Syst., 58 (1): 517-529 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Design of Low-Cost Approximate CMOS Full Adders., , , , , , und . ISCAS, Seite 1-5. IEEE, (2023)A N: 1 Single-Channel TDMA Fault-Tolerant Technique for TSVs in 3D-ICs., , , , , und . ITC-Asia, Seite 1-5. IEEE, (2021)Cost-Effective and Highly Reliable Circuit-Components Design for Safety-Critical Applications., , , , , , , , und . IEEE Trans. Aerosp. Electron. Syst., 58 (1): 517-529 (2022)Two sextuple cross-coupled SRAM cells with double-node-upset protection and cost optimization for aerospace applications., , , , , , und . Microelectron. J., (September 2023)Broadcast-TDMA: A Cost-Effective Fault-Tolerance Method for TSV Lifetime Reliability Enhancement., , , , , , , und . IEEE Des. Test, 39 (5): 34-42 (2022)A Novel Triple-Node-Upset-Tolerant CMOS Latch Design using Single-Node-Upset-Resilient Cells., , , , , , , , und . ITC-Asia, Seite 139-144. IEEE, (2019)A high performance SEU-tolerant latch for nanoscale CMOS technology.. DATE, Seite 1-5. European Design and Automation Association, (2014)A High-Performance and P-Type FeFET-Based Non-Volatile Latch., , , , und . ATS, Seite 1-5. IEEE, (2023)Lightweight Hybrid Entropy Source True Random Number Generator Based on Jitter and Metastability., , , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 71 (7): 3513-3517 (Juli 2024)A self-training end-to-end mask optimization framework based on semantic segmentation network., , , , , und . Integr., (2024)