Autor der Publikation

A 1-V heterogeneous reconfigurable DSP IC for wireless baseband digital signal processing.

, , , , , , und . IEEE J. Solid State Circuits, 35 (11): 1697-1704 (2000)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Special Features of a VLIW Architecture., und . IPPS, Seite 224-227. IEEE Computer Society, (1991)Pipelining and bypassing in a VLIW processor., und . ISCA, Seite 434. ACM, (1992)A Percolation Based VLIW Architecture., , , und . ICPP (1), Seite 144-148. CRC Press, (1991)Pipelining and Bypassing in a VLIW Processor., und . IEEE Trans. Parallel Distributed Syst., 5 (6): 658-664 (1994)Evaluation of a Low-Power Reconfigurable DSP Architecture., , , , und . IPPS/SPDP Workshops, Volume 1388 von Lecture Notes in Computer Science, Seite 55-60. Springer, (1998)Design Methodology of a Low-Energy Reconfigurable Single-Chip DSP System., , , , , , und . J. VLSI Signal Process., 28 (1-2): 47-61 (2001)Design and implementation of the 'Tiny RISC' microprocessor., , , , , und . Microprocess. Microsystems, 16 (4): 187-193 (1992)A 1-V heterogeneous reconfigurable DSP IC for wireless baseband digital signal processing., , , , , , und . IEEE J. Solid State Circuits, 35 (11): 1697-1704 (2000)