Autor der Publikation

Fault-Tolerant Matrix Operations for Networks of Workstations Using Diskless Checkpointing.

, , und . J. Parallel Distributed Comput., 43 (2): 125-138 (1997)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Memory Exclusion: Optimizing the Performance of Checkpointing Systems, , , , und . Softw. Pract. Exper., 29 (2): 125--142 (Februar 1999)Optimizations for a Current-Controlled Memristor-based Neuromorphic Synapse Design., , , , , und . CoRR, (2023)An evolutionary optimization framework for neural networks and neuromorphic architectures., , , und . IJCNN, Seite 145-154. IEEE, (2016)Deploying fault tolerance and taks migration with NetSolve., , , und . Future Gener. Comput. Syst., 15 (5-6): 745-755 (1999)Processor Allocation and Checkpoint Interval Selection in Cluster Computing Systems., und . J. Parallel Distributed Comput., 61 (11): 1570-1590 (2001)Real-Time, Concurrent Checkpoint for Parallel Programs., , und . PPoPP, Seite 79-88. ACM, (1990)Design of Superconducting Optoelectronic Networks for Neuromorphic Computing., , , , , , , , und . ICRC, Seite 1-7. IEEE, (2018)An efficient XOR-scheduling algorithm for erasure codes encoding., , und . DSN, Seite 504-513. IEEE Computer Society, (2009)Heuristics for optimizing matrix-based erasure codes for fault-tolerant storage systems., , und . DSN, Seite 1-12. IEEE Computer Society, (2012)Assessing the Performance of Erasure Codes in the Wide-Area., und . DSN, Seite 182-187. IEEE Computer Society, (2005)