Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Embedded randomness and data dependencies design paradigm: Advantages and challenges., , , und . DATE, Seite 395-400. IEEE, (2018)Towards Secure Composition of Integrated Circuits and Electronic Systems: On the Role of EDA., , , , , , , , , und 3 andere Autor(en). DATE, Seite 508-513. IEEE, (2020)An In-Depth Evaluation of Externally Amplified Coupling (EAC) Attacks - A Concrete Threat for Masked Cryptographic Implementations., , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 70 (2): 783-796 (Februar 2023)CMOS Based Gates for Blurring Power Information., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 63-I (7): 1033-1042 (2016)Garbled Circuits from an SCA Perspective Free XOR can be Quite Expensive. . ., und . IACR Trans. Cryptogr. Hardw. Embed. Syst., 2023 (2): 54-79 (2023)Revealing the Secrets of Radio-Enabled Embedded Systems: on extraction of raw information from any on-board signal through RF., , , und . IACR Cryptol. ePrint Arch., (2023)A security oriented transient-noise simulation methodology: Evaluation of intrinsic physical noise of cryptographic designs., , , , und . Integr., (2019)How Bad Are Bad Templates? Optimistic Design-Stage Side-Channel Security Evaluation and its Cost., und . Cryptogr., 4 (4): 36 (2020)Leakage Power Attack-Resilient Symmetrical 8T SRAM Cell., , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 26 (10): 2180-2184 (2018)Modular Processor Architecture with Cryptography ISA Extensions., und . NEWCAS, Seite 1-2. IEEE, (2023)