Autor der Publikation

Future Scaling of Memory Hierarchy for Tensor Cores and Eliminating Redundant Shared Memory Traffic Using Inter-Warp Multicasting.

, , , , und . IEEE Trans. Computers, 71 (12): 3115-3126 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

X-ray: Discovering DRAM Internal Structure and Error Characteristics by Issuing Memory Commands., , , , , , , und . CoRR, (2023)AESPA: Accuracy Preserving Low-degree Polynomial Activation for Fast Private Inference., , , und . CoRR, (2022)Mithril: Cooperative Row Hammer Protection on Commodity DRAM Leveraging Managed Refresh., , , , , , , und . HPCA, Seite 1156-1169. IEEE, (2022)BTS: an accelerator for bootstrappable fully homomorphic encryption., , , , , , und . ISCA, Seite 711-725. ACM, (2022)Mithril: Cooperative Row Hammer Protection on Commodity DRAM Leveraging Managed Refresh., , , , , , , und . CoRR, (2021)BTS: An Accelerator for Bootstrappable Fully Homomorphic Encryption., , , , , , und . CoRR, (2021)How to Kill the Second Bird with One ECC: The Pursuit of Row Hammer Resilient DRAM., , , , , , , , und . MICRO, Seite 986-1001. ACM, (2023)AttAcc! Unleashing the Power of PIM for Batched Transformer-based Generative Model Inference., , , , , , und . ASPLOS (2), Seite 103-119. ACM, (2024)TAROT: A CXL SmartNIC-Based Defense Against Multi-bit Errors by Row-Hammer Attacks., , , , , , , , , und 1 andere Autor(en). ASPLOS (3), Seite 981-998. ACM, (2024)Future Scaling of Memory Hierarchy for Tensor Cores and Eliminating Redundant Shared Memory Traffic Using Inter-Warp Multicasting., , , , und . IEEE Trans. Computers, 71 (12): 3115-3126 (2022)