Autor der Publikation

Fast and Scalable Computation of the Forward and Inverse Discrete Periodic Radon Transform.

, , und . IEEE Trans. Image Process., 25 (1): 119-133 (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A scalable pipelined architecture for biomimetic vision sensors., und . FPL, Seite 1-6. IEEE, (2015)The Fast Discrete Periodic Radon Transform for prime sized images: Algorithm, architecture, and VLSI/FPGA implementation., , und . SSIAI, Seite 169-172. IEEE Computer Society, (2014)Fast and Scalable 2D Convolutions and Cross-correlations for Processing Image Databases and Videos on CPUs., , und . SSIAI, Seite 70-73. IEEE, (2020)Fast and Scalable Computation of the Forward and Inverse Discrete Periodic Radon Transform., , und . IEEE Trans. Image Process., 25 (1): 119-133 (2016)Fly-Inspired Edge Detection: Architecture and Reconfigurable Embedded Implementation., , und . MWSCAS, Seite 1074-1077. IEEE, (2018)Dual fixed-point CORDIC processor: Architecture and FPGA implementation., und . ReConFig, Seite 1-8. IEEE, (2016)Fast 2D Convolutions and Cross-Correlations Using Scalable Architectures., , und . IEEE Trans. Image Processing, 26 (5): 2230-2245 (2017)Fast and Parallel Computation of the Discrete Periodic Radon Transform on GPUs, Multicore CPUs and FPGAs., , und . ICIP, Seite 4158-4162. IEEE, (2018)Separable FIR Filtering in FPGA and GPU Implementations: Energy, Performance, and Accuracy Considerations., , und . FPL, Seite 363-368. IEEE Computer Society, (2011)A unified and pipelined hardware architecture for implementing intra prediction in HEVC., , , und . SSIAI, Seite 29-32. IEEE Computer Society, (2014)