Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Bifurcation and Chaos in CMOS Inverters Ring Oscillator., , und . ISCAS, Seite 697-700. IEEE, (1994)An Efficient I/O Architecture for RAM-Based Content-Addressable Memory on FPGA., , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 66-II (2): 472-476 (2019)A Unified NVRAM and TRNG in Standard CMOS Technology., , , und . IEEE Access, (2022)Trusted Execution Environment Hardware by Isolated Heterogeneous Architecture for Key Scheduling., , , , , , , und . IEEE Access, (2022)Compacting Side-Channel Measurements With Amplitude Peak Location Algorithm., , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 32 (3): 573-586 (März 2024)Low Complexity Logarithmic and Anti-Logarithmic Converters for Hybrid Number System Processors and DSP Applications., und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 96-A (2): 584-590 (2013)A Low-Power High Accuracy Over Current Protection Circuit for Low Dropout Regulator., und . IEICE Trans. Electron., 92-C (9): 1208-1214 (2009)A 1.2-V 162.9 pJ/cycle bitmap index creation core with 0.31-pW/bit standby power on 65-nm SOTB., , , , und . Microprocess. Microsystems, (2019)A High-Efficiency Modular Multiplication Digital Signal Processing for Lattice-Based Post-Quantum Cryptography., , und . Cryptogr., 7 (4): 46 (September 2023)Spectre attack detection with Neutral Network on RISC-V processor., , , , , und . ISCAS, Seite 2467-2471. IEEE, (2022)