Autor der Publikation

A Class of M-Ary Asymmetric Symbol Error Correcting Codes for Data Entry Devices.

, und . IEEE Trans. Computers, 53 (2): 159-167 (2004)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Class of M-Ary Asymmetric Symbol Error Correcting Codes for Data Entry Devices., und . IEEE Trans. Computers, 53 (2): 159-167 (2004)Joint Source-Cryptographic-Channel Coding Based on Linear Block Codes., und . AAECC, Volume 4851 von Lecture Notes in Computer Science, Seite 158-167. Springer, (2007)Error-Control Coding in Computers., und . Computer, 23 (7): 63-72 (1990)Fault-tolerant associate memories., und . Syst. Comput. Jpn., 26 (7): 1-12 (1995)Single Byte Error Control Codes with Double Bit within a Block Error Correcting Capability for Semiconductor Memory Systems., und . DFT, Seite 192-200. IEEE Computer Society, (2000)Reconstruction of Erasure Correcting Codes for Dependable Distributed Storage System without Spare Disks., und . DFT, Seite 349-358. IEEE Computer Society, (2007)Defect-Tolerant WSI File Memory System Using Address Permutation for Spare Allocation., und . IEICE Trans. Inf. Syst., 78-D (2): 130-137 (1995)Masking asymmetric line faults using semi-distance codes., und . FTCS, Seite 354-359. IEEE Computer Society, (1988)Complex M-spotty byte error control codes., , und . ITW, Seite 211-215. IEEE, (2005)A Class of Random Multiple Bits in a Byte Error Correcting and Single Byte Error Detecting (S_t/b EC-S_bED) Codes., und . IEEE Trans. Computers, 52 (7): 835-847 (2003)