Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 7nm 4-Core AI Chip with 25.6TFLOPS Hybrid FP8 Training, 102.4TOPS INT4 Inference and Workload-Aware Throttling., , , , , , , , , und 34 andere Autor(en). ISSCC, Seite 144-146. IEEE, (2021)The circuit design of the synergistic processor element of a CELL processor., , , , , , , , , und 3 andere Autor(en). ICCAD, Seite 111-117. IEEE Computer Society, (2005)A 690 ps read-access latency register file for a GHz integer microprocessor., , , , und . ICCD, Seite 6-10. IEEE Computer Society, (1998)High-Speed Serializing/De-Serializing Design-For-Test Method for Evaluating a 1 GHz Microprocessor., , , , , , und . VTS, Seite 234-238. IEEE Computer Society, (1998)Across the Stack Opportunities for Deep Learning Acceleration., , , , , , , , , und 21 andere Autor(en). ISLPED, Seite 35:1-35:2. ACM, (2018)"Timing closure by design, " a high frequency microprocessor design methodology., , , , , , , , , und 7 andere Autor(en). DAC, Seite 712-717. ACM, (2000)RaPiD: AI Accelerator for Ultra-low Precision Training and Inference., , , , , , , , , und 44 andere Autor(en). ISCA, Seite 153-166. IEEE, (2021)Thermal analysis of multi-layer functional 3D logic stacks., , , , , , , , und . 3DIC, Seite 1-4. IEEE, (2016)A 3.0 TFLOPS 0.62V Scalable Processor Core for High Compute Utilization AI Training and Inference., , , , , , , , , und 33 andere Autor(en). VLSI Circuits, Seite 1-2. IEEE, (2020)Design methodology for a 1.0 GHz microprocessor., , , , , , , , , und 5 andere Autor(en). ICCD, Seite 17-23. IEEE Computer Society, (1998)