Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

AutoCC: Automatic Discovery of Covert Channels in Time-Shared Hardware., , , , , , und . MICRO, Seite 871-885. ACM, (2023)Microarchitectural Timing Channels and their Prevention on an Open-Source 64-bit RISC-V Core., , , , und . DATE, Seite 627-632. IEEE, (2021)A Heterogeneous RISC-V Based SoC for Secure Nano-UAV Navigation., , , , , , , , , und 5 andere Autor(en). IEEE Trans. Circuits Syst. I Regul. Pap., 71 (5): 2266-2279 (Mai 2024)Systematic Prevention of On-Core Timing Channels by Full Temporal Partitioning., , , , und . IEEE Trans. Computers, 72 (5): 1420-1430 (Mai 2023)Systematic Prevention of On-Core Timing Channels by Full Temporal Partitioning., , , , und . CoRR, (2022)On-Demand Redundancy Grouping: Selectable Soft-Error Tolerance for a Multicore Cluster., , , , und . ISVLSI, Seite 398-401. IEEE, (2022)A "New Ara" for Vector Computing: An Open Source Highly Efficient RISC-V V 1.0 Vector Processor Design., , , , , und . ASAP, Seite 43-51. IEEE, (2022)Towards a RISC-V Open Platform for Next-generation Automotive ECUs., , , , , , , und . MECO, Seite 1-8. IEEE, (2023)Proving the Absence of Microarchitectural Timing Channels., , , , , , und . CoRR, (2023)Shaheen: An Open, Secure, and Scalable RV64 SoC for Autonomous Nano-UAVs., , , , , , , , , und 8 andere Autor(en). HCS, Seite 1-12. IEEE, (2023)