Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Nakatake, Shigetoshi
Eine Person hinzufügen mit dem Namen Nakatake, Shigetoshi
 

Weitere Publikationen von Autoren mit dem selben Namen

Sequence-Pair Based Compaction under Equi-Length Constraint., , , und . APCCAS, Seite 1015-1018. IEEE, (2006)Consistent floorplanning with super hierarchical constraints., , und . ISPD, Seite 144-149. ACM, (2001)Layout-aware variation evaluation of analog circuits and its validity on op-amp designs., , , , , und . ACM Great Lakes Symposium on VLSI, Seite 247-252. ACM, (2011)Post-placement STI well width adjusting by geometric programming for device mobility enhancement in critical path., , , und . ISCAS, Seite 929-932. IEEE, (2010)Abstraction and optimization of consistent floorplanning with pillar block constraints., , , und . ASP-DAC, Seite 19-24. IEEE Computer Society, (2004)Low-Power and Low-Variability Programmable Delay Element and Its Application to Post-Silicon Skew Tuning., , , und . ISVLSI, Seite 167-171. IEEE Computer Society, (2015)A retargeting methodology of nano-watt CMOS reference circuit based on advanced compact MOSFET model., , , , und . ISCAS, Seite 938-941. IEEE, (2012)The channeled-BSG: a universal floorplan for simultaneous place/route with IC applications., , , und . ICCAD, Seite 418-425. ACM / IEEE Computer Society, (1998)Regularity-oriented analog placement with diffusion sharing and well island generation., , , , , , und . ASP-DAC, Seite 305-311. IEEE, (2010)A Perceptron Circuit with DAC-Based Multiplier for Sensor Analog Front-Ends., , , und . NGCAS, Seite 93-96. IEEE, (2017)