Autor der Publikation

A 0.3-V 1-µW Super-Regenerative Ultrasound Wake-Up Receiver With Power Scalability.

, , und . IEEE Trans. Circuits Syst. II Express Briefs, 64-II (9): 1027-1031 (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Intermittent resonant clocking enabling power reduction at any clock frequency for 0.37V 980kHz near-threshold logic circuits., , , und . ISSCC, Seite 436-437. IEEE, (2013)Transistor Variability Modeling and its Validation With Ring-Oscillation Frequencies for Body-Biased Subthreshold Circuits., , , und . IEEE Trans. Very Large Scale Integr. Syst., 18 (7): 1118-1129 (2010)Origin of Low-Frequency Noise in Si n-MOSFET at Cryogenic Temperatures: The Effect of Interface Quality., , , , , , , und . IEEE Access, (2023)92% start-up time reduction by variation-tolerant chirp injection (CI) and negative resistance booster (NRB) in 39MHz crystal oscillator., , , und . VLSIC, Seite 1-2. IEEE, (2014)Image-Classifier Deep Convolutional Neural Network Training by 9-bit Dedicated Hardware to Realize Validation Accuracy and Energy Efficiency Superior to the Half Precision Floating Point Format., , , , , , und . ISCAS, Seite 1-5. IEEE, (2018)Analysis to optimize sensitivity of RF energy harvester with voltage boost circuit., , , , , und . ECCTD, Seite 1-4. IEEE, (2015)Wireless Power Transfer With Zero-Phase-Difference Capacitance Control., , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 62-I (4): 938-947 (2015)Insole Pedometer With Piezoelectric Energy Harvester and 2 V Organic Circuits., , , , , , , , , und 4 andere Autor(en). IEEE J. Solid State Circuits, 48 (1): 255-264 (2013)Experimental study on body-biasing layout style-- negligible area overhead enables sufficient speed controllability --., , , , und . ACM Great Lakes Symposium on VLSI, Seite 387-390. ACM, (2008)12.7-times energy efficiency increase of 16-bit integer unit by power supply voltage (VDD) scaling from 1.2v to 310mv enabled by contention-less flip-flops (CLFF) and separated VDD between flip-flops and combinational logics., , , , , , und . ISLPED, Seite 163-168. IEEE/ACM, (2011)