Autor der Publikation

Design and Implementation of a Time Predictable Processor: Evaluation With a Space Case Study.

, , , , , , und . ECRTS, Volume 76 von LIPIcs, Seite 16:1-16:23. Schloss Dagstuhl - Leibniz-Zentrum für Informatik, (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Random modulo: a new processor cache design for real-time critical systems., , , , und . DAC, Seite 29:1-29:6. ACM, (2016)A DSP ASIC design flow based on VHDL and ASIC-emulation.. EURO-DAC, Seite 562-567. IEEE Computer Society, (1995)Comparing measurements of shared situational awareness in a microworld with a developmental environment., , , und . IFAC HMS, Seite 462-465. International Federation of Automatic Control, (2007)Contention-aware performance monitoring counte support for real-time MPSoCs., , , , , , , und . SIES, Seite 262-271. IEEE, (2016)The importance of reaction time, cognition, and meta-cognition abilities for drivers with visual deficits., und . Cogn. Technol. Work., 22 (4): 787-800 (2020)Development of a NOEL-V RISC-V SoC Targeting Space Applications.. DSN Workshops, Seite 66-67. IEEE, (2020)PROXIMA: Improving Measurement-Based Timing Analysis through Randomisation and Probabilistic Analysis., , , , , , , , , und 17 andere Autor(en). DSD, Seite 276-285. IEEE Computer Society, (2016)11CAZ10419369: A selective 5-HT1B receptor radioligand suitable for positron emission tomography (PET). Characterization in the primate brain., , , , , , , , , und 8 andere Autor(en). NeuroImage, 41 (3): 1075-1085 (2008)De-RISC: A Complete RISC-V Based Space-Grade Platform., , , , , , , , , und 5 andere Autor(en). DATE, Seite 802-807. IEEE, (2022)A portable open-source controller for safe Dynamic Partial Reconfiguration on Xilinx FPGAs., , , und . FPL, Seite 1-4. IEEE, (2015)