Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

FTT-NAS: Discovering Fault-Tolerant Neural Architecture., , , , , und . ASP-DAC, Seite 211-216. IEEE, (2020)Instruction Driven Cross-layer CNN Accelerator for Fast Detection on FPGA., , , , , , , und . ACM Trans. Reconfigurable Technol. Syst., 11 (3): 22:1-22:23 (2018)Adaptive package coding on unreliable memories for LDPC decoders in radiation environment., und . APCC, Seite 1-5. IEEE, (2017)A Mobile Robot Experiment System with Lightweight Simulator Generator for Deep Reinforcement Learning Algorithm., , , , , , und . ROBIO, Seite 1508-1514. IEEE, (2022)FTT-NAS: Discovering Fault-Tolerant Neural Architecture., , , , , , , , und . CoRR, (2020)Enabling Efficient and Flexible FPGA Virtualization for Deep Learning in the Cloud., , , , , , , und . FCCM, Seite 102-110. IEEE, (2020)A Unified FPGA Virtualization Framework for General-Purpose Deep Neural Networks in the Cloud., , , , , , , , , und . ACM Trans. Reconfigurable Technol. Syst., 15 (3): 24:1-24:31 (2022)Ensemble of Pruned Networks for Reliable Classifiers., , , , , , , und . AICAS, Seite 1-4. IEEE, (2021)Reliability Evaluation of Pruned Neural Networks against Errors on Parameters., , , , , , und . DFT, Seite 1-6. IEEE, (2020)Soft Error Mitigation for Deep Convolution Neural Network on FPGA Accelerators., , , , , , , und . AICAS, Seite 1-5. IEEE, (2020)