Autor der Publikation

A Probabilistic Estimation Bias Circuit for Fixed-Width Booth Multiplier and Its DCT Applications.

, , , und . IEEE Trans. Circuits Syst. II Express Briefs, 58-II (4): 215-219 (2011)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Implementation of FPGA-based Accelerator for Deep Neural Networks., , und . DDECS, Seite 1-4. IEEE, (2019)A Probabilistic Estimation Bias Circuit for Fixed-Width Booth Multiplier and Its DCT Applications., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 58-II (4): 215-219 (2011)Area-Efficient Fixed-Width Squarer With Dynamic Error-Compensation Circuit.. IEEE Trans. Circuits Syst. II Express Briefs, 62-II (9): 851-855 (2015)A Multi-stage Fault-Tolerant Multiplier with Triple Module Redundancy (TMR) Technique., , , , und . Journal of Circuits, Systems, and Computers, (2014)Integrated model of hot spring service quality perceptions under uncertainty., , und . Appl. Soft Comput., 12 (8): 2352-2361 (2012)Robust$H_infty$Power Control for CDMA Cellular Communication Systems., , und . IEEE Trans. Signal Process., 54 (10): 3947-3956 (2006)High Accuracy Abnormal ECG Detection Chip Using a Simple Neural Network., und . ISOCC, Seite 177-178. IEEE, (2022)Low-Complexity Bit-Parallel Systolic Multipliers over GF(2m)., , , und . SMC, Seite 1160-1165. IEEE, (2006)A High-Throughput and Area-Efficient Video Transform Core With a Time Division Strategy., , , und . IEEE Trans. Very Large Scale Integr. Syst., 22 (11): 2268-2277 (2014)A High Performance Video Transform Engine by Using Space-Time Scheduling Strategy., und . IEEE Trans. Very Large Scale Integr. Syst., 20 (4): 655-664 (2012)