Autor der Publikation

A 12-b 16-GS/s RF-Sampling Capacitive DAC for Multi-Band Soft Radio Base-Station Applications With On-Chip Transmission-Line Matching Network in 16-nm FinFET.

, , , , , , , , und . IEEE J. Solid State Circuits, 56 (12): 3655-3667 (2021)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Linearity enhancement techniques in low OSR, high clock rate multi-bit continuous-time sigma-delta modulators., , , , , , , und . CICC, Seite 527-530. IEEE, (2004)The time course of word retrieval revealed by event-related brain potentials during overt speech, , , und . Proceedings of the National Academy of Sciences, 106 (50): 21442--21446 (15.12.2009)Nonlinear distortion in current-steering D/A-converters due to asymmetrical switching errors., , und . ISCAS (1), Seite 285-288. IEEE, (2004)10.7 A 64GS/s 4×-Interpolated 1b Semi-Digital FIR DAC for Wideband Calibration and BIST of RF-Sampling A/D Converters., , , , , , , , , und 1 andere Autor(en). ISSCC, Seite 176-178. IEEE, (2021)A fully integrated analog front-end macro for cable modem applications in 0.18-μm CMOS., , , , , , und . IEEE J. Solid State Circuits, 37 (7): 866-873 (2002)A 6bit, 1.2GSps Low-Power Flash-ADC in 0.13µm Digital CMOS., , , , und . DATE, Seite 223-226. IEEE Computer Society, (2004)A 1.5V 200MS/s 13b 25mW DAC with Randomized Nested Background Calibration in 0.13μm CMOS., , , , und . ISSCC, Seite 250-600. IEEE, (2007)A 1.5V 13bit 130-300MS/s self-calibrated DAC with active output stage and 50MHz signal bandwidth in 0.13μm CMOS., , , , , und . ESSCIRC, Seite 262-265. IEEE, (2008)Low-power 14-bit current steering DAC, for ADSL2+/CO applications in 0.13μm CMOS., , , , und . ESSCIRC, Seite 163-166. IEEE, (2004)A 1.8 V fully embedded 10 b 160 MS/s two-step ADC in 0.18 μm CMOS., , und . CICC, Seite 437-440. IEEE, (2002)