Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

FP-GNN: Adaptive FPGA accelerator for Graph Neural Networks., , , , , und . Future Gener. Comput. Syst., (2022)A Gather Accelerator for GNNs on FPGA Platform., , , und . ICPADS, Seite 74-81. IEEE, (2021)BaPipe: Balanced Pipeline Parallelism for DNN Training., , , , , , , und . Parallel Process. Lett., 32 (3&4): 2250005:1-2250005:17 (2022)BaPipe: Exploration of Balanced Pipeline Parallelism for DNN Training., , , , , , , und . CoRR, (2020)An efficient resource-optimized learning prefetcher for solid state drives., , , , , und . DATE, Seite 273-276. IEEE, (2018)Exploration of Memory Access Optimization for FPGA-based 3D CNN Accelerator., , , , , und . DATE, Seite 1650-1655. IEEE, (2020)G-NMP: Accelerating Graph Neural Networks with DIMM-based Near-Memory Processing., , , , , , , und . J. Syst. Archit., (2022)Modified Method for Orbit Relative Reachable Domain with State Uncertainties., , , und . ICCSIP (1), Volume 1005 von Communications in Computer and Information Science, Seite 393-405. Springer, (2018)Exploration of Balanced Design in Resource-Constrained Edge Device for Efficient CNNs., , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 69 (11): 4573-4577 (2022)FTW-GAT: An FPGA-Based Accelerator for Graph Attention Networks With Ternary Weights., , , und . IEEE Trans. Circuits Syst. II Express Briefs, 70 (11): 4211-4215 (November 2023)