Autor der Publikation

Hardware architecture for projective model calculation and false match refining using random sample consensus algorithm.

, , , und . J. Electronic Imaging, 25 (6): 63014 (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A power-performance tunable logic with adjustable threshold pseudo-dynamic building blocks and CMOS compatibility., , und . I. J. Circuit Theory and Applications, 46 (4): 796-811 (2018)CSAM: A clock skew-aware aging mitigation technique., , , , und . Microelectron. Reliab., 55 (1): 282-290 (2015)Low-complexity and differential power analysis (DPA)-resistant two-folded power-aware Rivest-Shamir-Adleman (RSA) security schema implementation for IoT-connected devices., , und . IET Comput. Digit. Tech., 12 (6): 279-288 (2018)A power-performance partitioning approach for low-power DA-based FIR filter design with emphasis on datapath and controller., und . Int. J. Circuit Theory Appl., 50 (2): 427-447 (2022)TSSL: improving SSL/TLS protocol by trust model., , und . Secur. Commun. Networks, 8 (9): 1659-1671 (2015)Attribute-based collaborative filtering using genetic algorithm and weighted C-means algorithm., , und . Int. J. Bus. Inf. Syst., 13 (3): 265-283 (2013)Personalized recommendation of learning material using sequential pattern mining and attribute based collaborative filtering., , und . Educ. Inf. Technol., 19 (4): 713-735 (2014)Hardware architecture for projective model calculation and false match refining using random sample consensus algorithm., , , und . J. Electronic Imaging, 25 (6): 63014 (2016)Low-voltage and high-speed stand-alone multiple-input complex gates for error correction coding applications., und . Int. J. Circuit Theory Appl., 49 (4): 921-937 (2021)A new low-power and low-complexity all digital PLL (ADPLL) in 180nm and 32nm., , , , und . ICECS, Seite 305-310. IEEE, (2010)