Autor der Publikation

A 128kb high density portless SRAM using hierarchical bitlines and thyristor sense amplifiers.

, , , , und . ISQED, Seite 87-90. IEEE, (2011)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 467nW CMOS visual motion sensor with temporal averaging and pixel aggregation., , , , , , und . ISSCC, Seite 480-481. IEEE, (2013)Automatic Generation of Behavioral Models from Switch-Level Descriptions., , , , und . DAC, Seite 179-184. ACM Press, (1989)A reconfigurable sense amplifier with 3X offset reduction in 28nm FDSOI CMOS., , , , und . VLSIC, Seite 270-. IEEE, (2015)In situ delay-slack monitor for high-performance processors using an all-digital self-calibrating 5ps resolution time-to-digital converter., , , , , , und . ISSCC, Seite 188-189. IEEE, (2010)A Charge-Injection-Based Active-Decoupling Technique for Inductive-Supply-Noise Suppression., und . ISSCC, Seite 416-417. IEEE, (2008)An adaptive write word-line pulse width and voltage modulation architecture for bit-interleaved 8T SRAMs., , , , und . ISLPED, Seite 91-96. ACM, (2012)Energy efficient near-threshold chip multi-processing., , , , und . ISLPED, Seite 32-37. ACM, (2007)Statistical estimation of leakage current considering inter- and intra-die process variation., , , und . ISLPED, Seite 84-89. ACM, (2003)21.4 A >78%-efficient light harvester over 100-to-100klux with reconfigurable PV-cell network and MPPT circuit., , , , , und . ISSCC, Seite 370-371. IEEE, (2016)Energy Efficient Adiabatic FRAM with 0.99 PJ/Bit Write for IoT Applications., , , , , , und . VLSI Circuits, Seite 85-86. IEEE, (2018)