Autor der Publikation

Low-Jitter Multi-phase Clock Generation: A Comparison between DLLs and Shift Registers.

, , und . ISCAS, Seite 2854-2857. IEEE, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Double-Tail Latch-Type Voltage Sense Amplifier with 18ps Setup+Hold Time., , , , und . ISSCC, Seite 314-605. IEEE, (2007)5.5 A forward-body-bias tuned 450MHz Gm-C 3rd-order low-pass filter in 28nm UTBB FD-SOI with >1dBVp IIP3 over a 0.7-to-1V supply., , , , , und . ISSCC, Seite 1-3. IEEE, (2015)A multi-step P-cell for LNA design automation., , und . ISCAS, Seite 2550-2553. IEEE, (2008)On the Suitability of Discrete-Time Receivers for Software-Defined Radio., , und . ISCAS, Seite 2522-2525. IEEE, (2007)A wideband IM3 cancellation technique for CMOS attenuators., , , , und . ISSCC, Seite 78-80. IEEE, (2012)Low-Jitter Multi-phase Clock Generation: A Comparison between DLLs and Shift Registers., , und . ISCAS, Seite 2854-2857. IEEE, (2007)A High-Voltage Class-D Power Amplifier With Switching Frequency Regulation for Improved High-Efficiency Output Power Range., , und . IEEE J. Solid State Circuits, 50 (6): 1451-1462 (2015)A Fully Passive RF Front End With 13-dB Gain Exploiting Implicit Capacitive Stacking in a Bottom-Plate N-Path Filter/Mixer., , , und . IEEE J. Solid State Circuits, 55 (5): 1139-1150 (2020)Towards suppression of all harmonics in a polyphase multipath transmitter., , und . ISCAS, Seite 2185-2188. IEEE, (2011)Introduction to the Special Issue on the 41st European Solid-State Circuits Conference (ESSCIRC)., , und . IEEE J. Solid State Circuits, 51 (7): 1511-1513 (2016)