Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Bent-Pyramid: Towards A Quasi-Stochastic Data Representation for AI Hardware., und . NEWCAS, Seite 1-5. IEEE, (2023)Layout-Based Evaluation of Read/Write Performance of SOT-MRAM and SOTFET-RAM., , , und . ESSDERC, Seite 283-286. IEEE, (2021)PyOCN: A Unified Framework for Modeling, Testing, and Evaluating On-Chip Networks., , , , , , und . ICCD, Seite 437-445. IEEE, (2019)Implementing Low-Diameter On-Chip Networks for Manycore Processors Using a Tiled Physical Design Methodology., , und . NOCS, Seite 1-8. IEEE, (2020)Towards a Reconfigurable Bit-Serial/Bit-Parallel Vector Accelerator using In-Situ Processing-In-SRAM., , , , und . ISCAS, Seite 1-5. IEEE, (2020)EVE: Ephemeral Vector Engines., , , , , , , , und . HPCA, Seite 691-704. IEEE, (2023)A 1T1R+2T Analog Content-Addressable Memory Pixel for Online Template Matching., , und . ISCAS, Seite 1-5. IEEE, (2023)High-Density Digital RRAM-based Memory with Bit-line Compute Capability., , , , und . ISCAS, Seite 1199-1200. IEEE, (2022)A CMOS-based Characterisation Platform for Emerging RRAM Technologies., , , , , , , , , und 4 andere Autor(en). ISCAS, Seite 75-79. IEEE, (2022)CIFER: A 12nm, 16mm2, 22-Core SoC with a 1541 LUT6/mm2 1.92 MOPS/LUT, Fully Synthesizable, CacheCoherent, Embedded FPGA., , , , , , , , , und 9 andere Autor(en). CICC, Seite 1-2. IEEE, (2023)