Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Yamaji, Takafumi
Eine Person hinzufügen mit dem Namen Yamaji, Takafumi
 

Weitere Publikationen von Autoren mit dem selben Namen

1.2 V, 24 mW/ch, 10 bit, 80 MSample/s Pipelined A/D Converters., , , , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 91-A (2): 454-460 (2008)55-mW 200-MSPS 10-bit pipeline ADCs for wireless receivers., , , , und . IEEE J. Solid State Circuits, 41 (7): 1589-1595 (2006)A four-input beam-forming downconverter for adaptive antennas., , , , und . IEEE J. Solid State Circuits, 38 (10): 1619-1625 (2003)55-mW 200-MSPS 10-bit pipeline ADCs for wireless receivers., , , , und . ESSCIRC, Seite 527-530. IEEE, (2005)A 1.2 V, 24 mW/ch, 10 bit, 80 MSample/s Pipelined A/D Converters., , , , und . CICC, Seite 501-504. IEEE, (2006)A Low-Power Low-Noise Clock Signal Generator for Next-Generation Mobile Wireless Terminals., , , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 91-A (2): 557-560 (2008)A Direct Conversion Receiver Adopting Balanced Three-Phase Analog System., , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 93-A (2): 367-374 (2010)A 570fsrms integrated-jitter ring-VCO-based 1.21GHz PLL with hybrid loop., , und . ISSCC, Seite 98-100. IEEE, (2011)A 2-GHz Down-Converter with 3-dB Bandwidth of 600 MHz Using LO Signal Suppressing Output Buffer., , , und . IEICE Trans. Fundam. Electron. Commun. Comput. Sci., 85-A (2): 286-292 (2002)Harmonic Signal Rejection Schemes of Polyphase Downconverters., , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 58-I (10): 2308-2317 (2011)