Autor der Publikation

A Variation-Tolerant In-Memory Machine Learning Classifier via On-Chip Training.

, , und . IEEE J. Solid State Circuits, 53 (11): 3163-3173 (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An MRAM-Based Deep In-Memory Architecture for Deep Neural Networks., , , , und . ISCAS, Seite 1-5. IEEE, (2019)KeyRAM: A 0.34 uJ/decision 18 k decisions/s Recurrent Attention In-memory Processor for Keyword Spotting., , , und . CICC, Seite 1-4. IEEE, (2020)Fundamental Limits on the Precision of In-memory Architectures., , , und . ICCAD, Seite 128:1-128:9. IEEE, (2020)Block-LMS and RLS adaptive filters using in-memory architectures., und . ACSSC, Seite 331-335. IEEE, (2020)A 19.4 nJ/decision 364K decisions/s in-memory random forest classifier in 6T SRAM array., , und . ESSCIRC, Seite 263-266. IEEE, (2017)An energy-efficient memory-based high-throughput VLSI architecture for convolutional networks., , , und . ICASSP, Seite 1037-1041. IEEE, (2015)A Variation-Tolerant In-Memory Machine Learning Classifier via On-Chip Training., , und . IEEE J. Solid State Circuits, 53 (11): 3163-3173 (2018)Deep In-Memory Architectures in SRAM: An Analog Approach to Approximate Computing., , und . Proc. IEEE, 108 (12): 2251-2275 (2020)A Multi-Functional In-Memory Inference Processor Using a Standard 6T SRAM Array., , , und . IEEE J. Solid State Circuits, 53 (2): 642-655 (2018)Greener yet Powerful: Taming Large Code Generation Models with Quantization., , , , , , , , , und 6 andere Autor(en). CoRR, (2023)