Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Digital Intensive Fractional-N PLL and All-Digital Self-Calibration Schemes., , , und . IEEE J. Solid State Circuits, 44 (8): 2182-2192 (2009)28.2 A 0.29mm2 frequency synthesizer in 40nm CMOS with 0.19psrms jitter and., , , , , , , und . ISSCC, Seite 472-473. IEEE, (2014)A Fully-Integrated 16-Element Phased-Array Receiver in SiGe BiCMOS for 60-GHz Communications., , , , , , , , , und . IEEE J. Solid State Circuits, 46 (5): 1059-1075 (2011)Toward Automotive Surround-View Radars., , , , , , , , , und 21 andere Autor(en). ISSCC, Seite 162-164. IEEE, (2019)Session 20 overview: Frequency generation., und . ISSCC, Seite 344-345. IEEE, (2013)A Fractional Spur-Free ADPLL with Loop-Gain Calibration and Phase-Noise Cancellation for GSM/GPRS/EDGE., , , und . ISSCC, Seite 200-201. IEEE, (2008)Analysis of emitter degenerated LC oscillators using bipolar technologies., , , und . ISCAS (1), Seite 669-672. IEEE, (2003)A Broadband Low-Cost Direct-Conversion Receiver Front-End in 90 nm CMOS., , und . IEEE J. Solid State Circuits, 43 (5): 1132-1137 (2008)Single-element and phased-array transceiver chipsets for 60-ghz Gb/s communications., , , , , , , , , und 2 andere Autor(en). IEEE Commun. Mag., 49 (4): 120-131 (2011)A 5 GHz, 21 dBm output-IP3 resistive feedback LNA in 90-nm CMOS., , , und . ESSCIRC, Seite 372-375. IEEE, (2007)