,

Coupling latency-insensitivity with variable-latency for better than worst case design: a RISC case study.

, , и .
ACM Great Lakes Symposium on VLSI, стр. 163-168. ACM, (2011)

Метаданные

тэги

Пользователи данного ресурса

  • @dblp

Комментарии и рецензии