Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Experimental Demonstration of Post-Fabrication Self-Improvement of SRAM Cell Stability by High-Voltage Stress., , , und . IEICE Trans. Electron., 96-C (6): 759-765 (2013)VTCMOS characteristics and its optimum conditions predicted by a compact analytical model., , , , und . ISLPED, Seite 123-128. ACM, (2001)New Methodology for Evaluating Minority Carrier Lifetime for Process Assessment., , , , , , , , , und 10 andere Autor(en). VLSI Circuits, Seite 105-106. IEEE, (2018)Parallel nonvolatile programming of power-up states of SRAM cells., , , und . ASICON, Seite 418-421. IEEE, (2017)NBTI Reliability of PFETs under Post-Fabrication Self-Improvement Scheme for SRAM., , , , und . IEICE Trans. Electron., 96-C (5): 620-623 (2013)Device Design of Nanoscale MOSFETs Considering the Suppression of Short Channel Effects and Characteristics Variations., , , und . IEICE Trans. Electron., 90-C (4): 836-841 (2007)Emerging nanoscale silicon devices taking advantage of nanostructure physics., , und . IBM J. Res. Dev., 50 (4-5): 411-418 (2006)Ultra-low-voltage operation: device perspective.. ISLPED, Seite 59-60. IEEE/ACM, (2011)Recent Progress of Double/Dual-Gate Silicon IGBT Technologies., und . ASICON, Seite 1-4. IEEE, (2021)A Nanosheet Oxide Semiconductor FET Using ALD InGaOx Channel and InSnOx Electrode with Normally-off Operation, High Mobility and Reliability for 3D Integrated Devices., , , , , , , , , und . VLSI Technology and Circuits, Seite 1-2. IEEE, (2023)