Autor der Publikation

System-level process variability compensation on memory organizations of dynamic applications: a case study.

, , , , und . ISQED, Seite 376-382. IEEE Computer Society, (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

CAD tools for designing 3D integrated systems., , und . ISCAS, Seite 2229-2232. IEEE, (2011)A tool flow for predicting system level timing failures due to interconnect reliability degradation., , , , , und . ACM Great Lakes Symposium on VLSI, Seite 291-296. ACM, (2008)Energy Consumption for Transport of Control Information on a Segmented Software-Controlled Communication Architecture., , , , , und . ARC, Volume 3985 von Lecture Notes in Computer Science, Seite 52-58. Springer, (2006)A global bus power optimization methodology for physical design of memory dominated systems by coupling bus segmentation and activity driven block placement., , , und . ASP-DAC, Seite 759-761. IEEE Computer Society, (2004)Enabling efficient system configurations for dynamic wireless baseband engines using system scenarios., , , , und . SiPS, Seite 305-310. IEEE, (2011)Physical design implementation of segmented buses to reduce communication energy., , , und . ASP-DAC, Seite 42-47. IEEE, (2006)Demonstrating HW-SW Transient Error Mitigation on the Single-Chip Cloud Computer Data Plane., , , und . IEEE Trans. Very Large Scale Integr. Syst., 23 (3): 507-519 (2015)Interconnect exploration for future wire dominated technologies., , , , , , , und . SLIP, Seite 105-106. ACM, (2002)Reliability issues in deep deep sub-micron technologies: time-dependent variability and its impact on embedded system design., , , , , , , , und . VLSI-SoC, Seite 342-347. IEEE, (2006)Combining system scenarios and configurable memories to tolerate unpredictability., , , , , und . ACM Trans. Design Autom. Electr. Syst., 13 (3): 49:1-49:7 (2008)