Autor der Publikation

Dependence of tunnel magnetoresistance on ferromagnetic electrode materials in MgO-barrier magnetic tunnel junctions

, , , , und . Journal of Magnetism and Magnetic MaterialsVolume 310, (2007)Keywords: Tunnel magnetoresistance; MgO barrier; CoFeB.

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 47.14-µW 200-MHz MOS/MTJ-Hybrid Nonvolatile Microcontroller Unit Embedding STT-MRAM and FPGA for IoT Applications., , , , , , , , , und 6 andere Autor(en). IEEE J. Solid State Circuits, 54 (11): 2991-3004 (2019)Study of the DC Performance of Fabricated Magnetic Tunnel Junction Integrated on Back-End Metal Line of CMOS Circuits., , , , , , , , und . IEICE Trans. Electron., 93-C (5): 608-613 (2010)An Overview of Nonvolatile Emerging Memories - Spintronics for Working Memories., , , , und . IEEE J. Emerg. Sel. Topics Circuits Syst., 6 (2): 109-119 (2016)Fabrication of a magnetic tunnel junction-based 240-tile nonvolatile field-programmable gate array chip skipping wasted write operations for greedy power-reduced logic applications., , , , , , , , , und 1 andere Autor(en). IEICE Electron. Express, 10 (23): 20130772 (2013)Implementation of a perpendicular MTJ-based read-disturb-tolerant 2T-2R nonvolatile TCAM based on a reversed current reading scheme., , , , , , und . ASP-DAC, Seite 475-476. IEEE, (2012)Dual-Port Field-Free SOT-MRAM Achieving 90-MHz Read and 60-MHz Write Operations under 55-nm CMOS Technology and 1.2-V Supply Voltage., , , , , , , , , und 10 andere Autor(en). VLSI Circuits, Seite 1-2. IEEE, (2020)Dependence of tunnel magnetoresistance on ferromagnetic electrode materials in MgO-barrier magnetic tunnel junctions, , , , und . Journal of Magnetism and Magnetic MaterialsVolume 310, (2007)Keywords: Tunnel magnetoresistance; MgO barrier; CoFeB.Nonvolatile Logic-in-Memory LSI Using Cycle-Based Power Gating and its Application to Motion-Vector Prediction., , , , , , , , , und 4 andere Autor(en). IEEE J. Solid State Circuits, 50 (2): 476-489 (2015)A 32-Mb SPRAM With 2T1R Memory Cell, Localized Bi-Directional Write Driver and '1'/'0' Dual-Array Equalized Reference Scheme., , , , , , , , , und 4 andere Autor(en). IEEE J. Solid State Circuits, 45 (4): 869-879 (2010)Nonvolatile logic-in-memory array processor in 90nm MTJ/MOS achieving 75% leakage reduction using cycle-based power gating., , , , , , , , , und 4 andere Autor(en). ISSCC, Seite 194-195. IEEE, (2013)