Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Petaflop Computing for Protein Folding., , , , und . PPSC, (2001)SearcHD: A Memory-Centric Hyperdimensional Computing With Stochastic Training., , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 39 (10): 2422-2433 (2020)A New Secure Memory System for Efficient Data Protection and Access Pattern Obfuscation., , , , und . CoRR, (2024)In-Memory Nearest Neighbor Search with FeFET Multi-Bit Content-Addressable Memories., , , , , , , , und . CoRR, (2020)Eva-CAM: A Circuit/Architecture-Level Evaluation Tool for General Content Addressable Memories., , , , , , , und . DATE, Seite 1173-1176. IEEE, (2022)Attention-in-Memory for Few-Shot Learning with Configurable Ferroelectric FET Arrays., , , und . ASP-DAC, Seite 49-54. ACM, (2021)Guest Editors' Introduction: Special Issue on Architecture Advances Enabled by Emerging Technologies., , , und . IEEE Des. Test, 36 (3): 5-6 (2019)Cross-layer efforts for energy-efficient computing: towards peta operations per second per watt., und . Frontiers Inf. Technol. Electron. Eng., 19 (10): 1209-1223 (2018)Tunnel FET Current Mode Logic for DPA-Resilient Circuit Designs., , , , , und . IEEE Trans. Emerg. Top. Comput., 5 (3): 340-352 (2017)An Ultra-Dense 2FeFET TCAM Design Based on a Multi-Domain FeFET Model., , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 66-II (9): 1577-1581 (2019)