Autor der Publikation

Exact Wiring Fault Minimization via Comprehensive Layout Synthesis for CMOS Logic Cells.

, , und . ISQED, Seite 377-380. IEEE Computer Society, (2004)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 10-GHz Inductorless Cascaded PLL with Zero-ISF Subsampling Phase Detector Achieving -63-dBc Reference Spur, 175-fs RMS Jitter and -240-dB FOMjitter., , , und . VLSI Technology and Circuits, Seite 10-11. IEEE, (2022)INVITED PAPER: A 4.5-5.4GHz Digital Bang-Bang PLL for Cryogenic Applications., , , , , , , , und . ICTA, Seite 1-4. IEEE, (2023)A calibration-free time difference accumulator using two pulses propagating on a single buffer ring., , , und . A-SSCC, Seite 1-4. IEEE, (2015)Automatic Visualization Method for Visual Data Mining., , , und . PAKDD, Volume 1394 von Lecture Notes in Computer Science, Seite 173-185. Springer, (1998)A 65 nm CMOS Synthesizable Digital Low-Dropout Regulator Based on Voltage-to-Time Conversion with 99.6% Current Efficiency at 10-mA Load., , , und . VLSI-SoC (Selected Papers), Volume 561 von IFIP Advances in Information and Communication Technology, Seite 1-13. Springer, (2018)An ultra-wide-range fine-resolution two-step time-to-digital converter with built-in foreground coarse gain calibration., , , und . ICECS, Seite 231-234. IEEE, (2017)A triangular active charge injection scheme using a resistive current for resonant power supply noise suppression., , , und . ICECS, Seite 318-321. IEEE, (2017)A high frequency resolution Digitally-Controlled Oscillator using single-period switching scheme., , und . ESSCIRC, Seite 399-402. IEEE, (2011)Embedded tutorial: Test and manufacturability for silicon photonics and 3D integration., und . CICC, Seite 1. IEEE, (2014)A true 4-cycle lock reference-less all-digital burst-mode CDR utilizing coarse-fine phase generator with embedded TDC., , , , und . CICC, Seite 1-4. IEEE, (2013)