Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An Area-Efficient Accelerator for Non-Maximum Suppression., , , , , und . IEEE Trans. Circuits Syst. II Express Briefs, 70 (6): 2251-2255 (Juni 2023)A 1.93TOPS/W Deep Learning Processor with a Reconfigurable Processing Element Array Based on SRAM Access Optimization., , , , und . APCCAS, Seite 15-19. IEEE, (2022)LG-LSQ: Learned Gradient Linear Symmetric Quantization., , , , , und . CoRR, (2022)MARSv2: Multicore and Programmable Reconstruction Architecture SRAM CIM-Based Accelerator with Lightweight Network., , , , , und . AICAS, Seite 383-386. IEEE, (2022)A Two-stage Training Framework for Hardware Constraints of Computing-in-Memory Architecture., , , , , und . APCCAS, Seite 30-34. IEEE, (2022)MARS: Multimacro Architecture SRAM CIM-Based Accelerator With Co-Designed Compressed Neural Networks., , , , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (5): 1550-1562 (2022)A 40nm area-efficient Effective-bit-combination-based DNN accelerator with the reconfigurable multiplier., , , , und . AICAS, Seite 1-5. IEEE, (2023)A Landscape of Cryptocurrencies., , , , und . IEEE ICBC, Seite 165-166. IEEE, (2019)A 104.76-TOPS/W, Spike-Based Convolutional Neural Network Accelerator with Reduced On-Chip Memory Data Flow and Operation Unit Skipping., , , , , und . APCCAS, Seite 41-45. IEEE, (2022)LG-LSQ: Learned Gradient Linear Symmetric Quantization for Low-Precision Integer Hardware., , , , , , , und . AICAS, Seite 1-5. IEEE, (2023)