Autor der Publikation

Fast Algorithm and Architecture Design of Low-Power Integer Motion Estimation for H.264/AVC.

, , , , und . IEEE Trans. Circuits Syst. Video Techn., 17 (5): 568-577 (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Encoder Hardware Architecture for HEVC., , und . High Efficiency Video Coding, Springer, (2014)A 100 MHz 1920×1080 HD-Photo 20 frames/sec JPEG XR encoder design., , , , , , , , , und . ICIP, Seite 1384-1387. IEEE, (2008)Region-of-unpredictable determination for accelerated full-frame feature generation in video sequences., , und . VCIP, Seite 434-437. IEEE, (2014)Fully utilized and reusable architecture for fractional motion estimation of H.264/AVC., , und . ICASSP (5), Seite 9-12. IEEE, (2004)Parallel global elimination algorithm and architecture design for fast block matching motion estimation., , und . ICASSP (5), Seite 153-156. IEEE, (2004)Memory efficient JPEG2000 architecture with stripe pipeline scheme., , , , und . ICASSP (5), Seite 1-4. IEEE, (2005)Low Power Cache Algorithm and Architecture Design for Fast Motion Estimation in H.264/AVC Encoder System., , , , und . ICASSP (2), Seite 97-100. IEEE, (2007)A Low Power 2-D DCT Chip Design Using Direct 2-D Algorithm., , , , und . ASP-DAC, Seite 145-150. IEEE, (1998)A hardware-oriented design for weighted median filters., , und . ASP-DAC, ACM, (1995)Design and implementation of JPEG encoder IP core., , , und . ASP-DAC, Seite 29-30. ACM, (2001)