Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A delay circuit with 4-terminal magnetic-random-access-memory device for power-efficient time- domain signal processing., , , , , , , , , und 5 andere Autor(en). ISCAS, Seite 1588-1591. IEEE, (2014)Nonvolatile logic-in-memory array processor in 90nm MTJ/MOS achieving 75% leakage reduction using cycle-based power gating., , , , , , , , , und 4 andere Autor(en). ISSCC, Seite 194-195. IEEE, (2013)A 90nm 12ns 32Mb 2T1MTJ MRAM., , , , , , , , , und 10 andere Autor(en). ISSCC, Seite 462-463. IEEE, (2009)Soft-Delay-Error Evaluation in Content-Addressable Memory., , , , , und . ISMVL, Seite 220-225. IEEE Computer Society, (2014)High-speed simulator including accurate MTJ models for spintronics integrated circuit design., , , , , , , , , und 1 andere Autor(en). ISCAS, Seite 1971-1974. IEEE, (2012)28nm Atom-Switch FPGA: Static Timing Analysis and Evaluation., , , , , , , , , und 1 andere Autor(en). IEICE Trans. Electron., 105-C (10): 627-630 (Oktober 2022)A 2× logic density Programmable Logic array using atom switch fully implemented with logic transistors at 40nm-node and beyond., , , , , , , , , und 2 andere Autor(en). VLSI Circuits, Seite 1-2. IEEE, (2016)ON-state retention of Atom Switch eNVM for IoT/AI Inference Solution., , , , , , , , , und 2 andere Autor(en). IRPS, Seite 1-4. IEEE, (2020)Via-Switch FPGA: 65-nm CMOS Implementation and Evaluation., , , , , , , , , und 1 andere Autor(en). IEEE J. Solid State Circuits, 57 (7): 2250-2262 (2022)Complementary 5T-4MTJ nonvolatile TCAM cell circuit with phase-selective parallel writing scheme., , , , , , , und . IEICE Electron. Express, 11 (10): 20140297 (2014)