Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Delay Modeling for Power Noise and Temperature-Aware Design and Test of Digital Systems., , , , , und . J. Low Power Electron., 4 (3): 385-391 (2008)Modeling the Effect of Process, Power-Supply Voltage and Temperature Variations on the Timing Response of Nanometer Digital Circuits., , , , , und . J. Electron. Test., 28 (4): 421-434 (2012)Impact of Power Supply Voltage Variations on FPGA-Based Digital Systems Performance., , , , , , , und . J. Low Power Electron., 6 (2): 339-349 (2010)Aging monitoring with local sensors in FPGA-based designs., , , , , , , , und . FPL, Seite 1-4. IEEE, (2013)Time Management for Low-Power Design of Digital Systems., , , , , , und . J. Low Power Electron., 4 (3): 410-419 (2008)Lower VDD Operation of FPGA-Based Digital Circuits Through Delay Modeling and Time Borrowing., , , , , , , , und . J. Low Power Electron., 7 (2): 185-198 (2011)Measuring clock-signal modulation efficiency for Systems-on-Chip in electromagnetic interference environment., , , , , , , , , und 5 andere Autor(en). LATW, Seite 1-6. IEEE, (2009)Enhancing the Tolerance to Power-Supply Instability in Digital Circuits., , , , , , und . ISVLSI, Seite 207-212. IEEE Computer Society, (2007)On-line Dynamic Delay Insertion to Improve Signal Integrity in Synchronous Circuits., , , , , , und . IOLTS, Seite 167-172. IEEE Computer Society, (2007)Delay-fault tolerance to power supply Voltage disturbances analysis in nanometer technologies., , , , , , und . IOLTS, Seite 223-228. IEEE Computer Society, (2009)