Autor der Publikation

Sticker: A 0.41-62.1 TOPS/W 8Bit Neural Network Processor with Multi-Sparsity Compatible Convolution Arrays and Online Tuning Acceleration for Fully Connected Layers.

, , , , , , , , , , und . VLSI Circuits, Seite 33-34. IEEE, (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

The Spread of Multiple Droughts in Different Seasons and Its Dynamic Changes., , , , und . Remote. Sens., 15 (15): 3848 (August 2023)PACA: A Pattern Pruning Algorithm and Channel-Fused High PE Utilization Accelerator for CNNs., , , , , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 41 (11): 5043-5056 (2022)Individual rationality and overall fairness in fixed cost allocation: An approach under DEA cross-efficiency evaluation mechanism., , , und . J. Oper. Res. Soc., 74 (3): 992-1007 (März 2023)CORAL: Coarse-grained reconfigurable architecture for Convolutional Neural Networks., , , , und . ISLPED, Seite 1-6. IEEE, (2017)Index-free triangle-based graph local clustering., , , und . Frontiers Comput. Sci., 18 (3): 183404 (Juni 2024)RL Based Network Accelerator Compiler for Joint Compression Hyper-Parameter Search., , , , und . ISCAS, Seite 1-5. IEEE, (2020)Multi-channel precision-sparsity-adapted inter-frame differential data codec for video neural network processor., , , , , , und . ISLPED, Seite 103-108. ACM, (2020)A 2.75-to-75.9TOPS/W Computing-in-Memory NN Processor Supporting Set-Associate Block-Wise Zero Skipping and Ping-Pong CIM with Simultaneous Computation and Weight Updating., , , , , , , , , und 7 andere Autor(en). ISSCC, Seite 238-240. IEEE, (2021)A Learning-Based Framework for Low Bit-Rate Image and Video Coding., , und . PCM, Volume 5879 von Lecture Notes in Computer Science, Seite 232-244. Springer, (2009)Sticker: A 0.41-62.1 TOPS/W 8Bit Neural Network Processor with Multi-Sparsity Compatible Convolution Arrays and Online Tuning Acceleration for Fully Connected Layers., , , , , , , , , und 1 andere Autor(en). VLSI Circuits, Seite 33-34. IEEE, (2018)