Autor der Publikation

A 1.1GHz 12μA/Mb-Leakage SRAM Design in 65nm Ultra-Low-Power CMOS with Integrated Leakage Reduction for Mobile Applications.

, , , , , , , , , , , , , , , und . ISSCC, Seite 324-606. IEEE, (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Moore's law - predict the unpredictable.. VLSI-DAT, Seite 1. IEEE, (2018)A 32 nm SoC With Dual Core ATOM Processor and RF WiFi Transceiver., , , , , , , , , und 16 andere Autor(en). IEEE J. Solid State Circuits, 48 (1): 91-103 (2013)A 14 nm SoC platform technology featuring 2nd generation Tri-Gate transistors, 70 nm gate pitch, 52 nm metal pitch, and 0.0499 um2 SRAM cells, optimized for low power, high performance and high density SoC products., , , , , , , , , und 24 andere Autor(en). VLSIC, Seite 12-. IEEE, (2015)32nm x86 OS-compliant PC on-chip with dual-core Atom® processor and RF WiFi transceiver., , , , , , , , , und 13 andere Autor(en). ISSCC, Seite 62-64. IEEE, (2012)A 1.1GHz 12μA/Mb-Leakage SRAM Design in 65nm Ultra-Low-Power CMOS with Integrated Leakage Reduction for Mobile Applications., , , , , , , , , und 6 andere Autor(en). ISSCC, Seite 324-606. IEEE, (2007)A 1.1 GHz 12 µA/Mb-Leakage SRAM Design in 65 nm Ultra-Low-Power CMOS Technology With Integrated Leakage Reduction for Mobile Applications., , , , , , , , , und 7 andere Autor(en). IEEE J. Solid State Circuits, 43 (1): 172-179 (2008)