Autor der Publikation

An Efficient CNN Accelerator Using Inter-Frame Data Reuse of Videos on FPGAs.

, , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 30 (11): 1587-1600 (2022)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A novel soft error sensitivity characterization technique based on simulated fault injection and constrained association analysis., , und . ICECS, Seite 766-769. IEEE, (2008)Enhanced Memory Reliability Against Multiple Cell Upsets Using Decimal Matrix Code., , , und . IEEE Trans. Very Large Scale Integr. Syst., 22 (1): 127-135 (2014)Companding schemes based on transforming signal statistics into trigonal distributions for PAPR reduction in OFDM systems., , , , und . Int. J. Commun. Syst., 24 (6): 776-788 (2011)Near- and Sub-Vt Pipelines Based on Wide-Pulsed-Latch Design Techniques., , , , und . IEEE J. Solid State Circuits, 52 (9): 2475-2487 (2017)Synergistic Effect of BTI and Process Variations on Impact and Monitoring of Combination Circuit., , , , und . ASICON, Seite 1-4. IEEE, (2019)Pareto based Multi-objective Mapping IP Cores onto NoC Architectures., , und . APCCAS, Seite 331-334. IEEE, (2006)Towards Higher Performance and Robust Compilation for CGRA Modulo Scheduling., , , , , , und . IEEE Trans. Parallel Distributed Syst., 31 (9): 2201-2219 (2020)3A-ReRAM: Adaptive Activation Accumulation in ReRAM-Based CNN Accelerator., , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 43 (1): 176-188 (Januar 2024)A Novel Architecture Design for Output Significance Aligned Flow with Adaptive Control in ReRAM-based Neural Network Accelerator., , , , , und . ACM Trans. Design Autom. Electr. Syst., 27 (6): 57:1-57:22 (2022)A Novel Resistive Memory-based Process-in-memory Architecture for Efficient Logic and Add Operations., , , , , , , und . ACM Trans. Design Autom. Electr. Syst., 24 (2): 25:1-25:22 (2019)