Autor der Publikation

High-Level Abstractions and Modular Debugging for FPGA Design Validation.

, , und . ACM Trans. Reconfigurable Technol. Syst., 7 (1): 2:1-2:22 (2014)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Hardware/Software Process Migration and RTL Simulation., und . FPL, Seite 585-588. IEEE, (2007)Formal Modeling of Process Migration., , und . FPL, Seite 104-110. IEEE, (2007)High-Level Abstractions and Modular Debugging for FPGA Design Validation., , und . ACM Trans. Reconfigurable Technol. Syst., 7 (1): 2:1-2:22 (2014)Using high-level synthesis and formal analysis to predict and preempt attacks on industrial control systems., , , und . FPGA, Seite 209-212. ACM, (2014)A hands-on modular laboratory environment to foster learning in control system security., , und . FIE, Seite 1-9. IEEE Computer Society, (2016)PATIS: Using partial configuration to improve static FPGA design productivity., , , , , und . IPDPS Workshops, Seite 1-8. IEEE, (2010)Thwarting Software Attacks on Data-Intensive Platforms with Configurable Hardware-Assisted Application Rule Enforcement., , und . FPL, Seite 207-212. IEEE Computer Society, (2011)A Methodology for Generating Application-Specific Heterogeneous Processor Arrays., , und . HICSS, IEEE Computer Society, (2006)Enhancing Trust in Reconfigurable Based Hardware Systems with Tags and Monitors., , und . IACR Cryptology ePrint Archive, (2015)Detecting and thwarting hardware trojan attacks in cyber-physical systems., , und . CNS, Seite 421-425. IEEE, (2016)