Autor der Publikation

A Multi-Rate Burst-Mode CDR Using a GVCO With Symmetric Loops for Instantaneous Phase Locking in 65-nm CMOS.

, , , , , , und . IEEE Trans. Circuits Syst. I Regul. Pap., 62-I (5): 1288-1295 (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Analysis and design based on small-signal equivalent circuit for a lO-GHz ring VCO with 65-nm CMOS., , , , , und . MWSCAS, Seite 904-907. IEEE, (2013)Supply Noise Reduction Filter for Parallel Integrated Transimpedance Amplifiers., , , und . ASP-DAC, Seite 15-16. ACM, (2021)Process Acceleration for HEVC Using Parallel Characteristics Calculation and Pixel Array Conversion., , , , und . ICEIC, Seite 1-4. IEEE, (2022)Frequency Discriminator Using a Simple AD Converter for Interface Systems., , , , und . ISOCC, Seite 128-129. IEEE, (2019)Smart Computational Resource Distribution System with Automatic Classification Interface for CPS., , , und . ISOCC, Seite 101-102. IEEE, (2022)A Burst-Mode TIA with Adaptive Response and Stable Operation for in-Vehicle Optical Networks., , , , , und . ICECS, Seite 1-6. IEEE, (2021)A 65-nm CMOS burst-mode CDR based on a GVCO with symmetric loops., , , , , , und . ISCAS, Seite 2704-2707. IEEE, (2014)A 10.3Gbps translmpedance amplifier with mutually coupled inductors in 0.18-μm CMOS., , , , und . ISOCC, Seite 223-226. IEEE, (2011)Proposal for sensitive frequency demodulator for 10-Gb/s transmission labeling signal system., , , , und . ISOCC, Seite 249-250. IEEE, (2016)A 25-Gb/s Low-Power Clock and Data Recovery with an Active-Stabilizing CML-CMOS Conversion., , , , und . ICECS, Seite 49-52. IEEE, (2018)