Autor der Publikation

An Ultra-Low Power Asynchronous-Logic In-Situ Self-Adaptive VDD System for Wireless Sensor Networks.

, , , und . IEEE J. Solid State Circuits, 48 (2): 573-586 (2013)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Single-Event-Transient Resilient Memory for DSP in Space Applications., , , , , und . DSP, Seite 1-5. IEEE, (2018)A Circuit for Reducing the Reverse Current in DCM DC-DC Converters., , , und . DSP, Seite 1-4. IEEE, (2018)An Ultra-Dynamic Voltage Scalable (U-DVS) 10T SRAM with bit-interleaving capability., , , und . ISCAS, Seite 1835-1838. IEEE, (2012)Design of an output stage for high switching frequency DC-DC converters., , , , und . ISIC, Seite 488-491. IEEE, (2014)A dynamic-voltage-scaling 1kbyte×8-bit non-imprinting Master-Slave SRAM with high speed erase for low-power operation., , , , und . ISIC, Seite 320-323. IEEE, (2014)Review: A fully-additive printed electronics process with very-low process variations (Bent and unbent substrates) and PDK., , , und . ISCAS, Seite 1-4. IEEE, (2017)A class-E RF power amplifier with a novel matching network for high-efficiency dynamic load modulation., , , und . ISCAS, Seite 1-4. IEEE, (2017)Side-Channel-Attack Resistant Dual-Rail Asynchronous-Logic AES Accelerator Based on Standard Library Cells., , , , , , , , und . AsianHOST, Seite 1-7. IEEE, (2019)A novel high-rate hybrid window ADC design for monolithic digitally-controlled DC-DC converters., , und . ISCAS, Seite 1-4. IEEE, (2017)Power-Loss and Design Space Analyses for Fully-Integrated Switched-Mode DC-DC Converters., , und . ISCAS, Seite 1-4. IEEE, (2018)