Autor der Publikation

A 0.5-to-2.5GHz Multi-Output Fractional Frequency Synthesizer with 90fs Jitter and -106dBc Spurious Tones Based on Digital Spur Cancellation.

, und . ISSCC, Seite 262-264. IEEE, (2019)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A precisely-timed energy injection technique achieving 58/10/2μs start-up in 1.84/10/50MHz crystal oscillators., und . CICC, Seite 1-4. IEEE, (2017)A 3×3.8Gb/s four-wire high speed I/O link based on CDMA-like crosstalk cancellation., , und . CICC, Seite 121-124. IEEE, (2009)A temperature-to-digital converter for a MEMS-based programmable oscillator with better than ±0.5ppm frequency stability., , , , , , , , , und 3 andere Autor(en). ISSCC, Seite 206-208. IEEE, (2012)23.8 A 34V charge pump in 65nm bulk CMOS technology., , , und . ISSCC, Seite 408-409. IEEE, (2014)Time-varying circuit approaches for software defined and cognitive radio applications., , , und . ISOCC, Seite 155-156. IEEE, (2016)Worst case timing jitter and amplitude noise in differential signaling., , , , und . ISQED, Seite 40-46. IEEE Computer Society, (2009)A Sub-50fs-Jitter Sub-Sampling PLL with a Harmonic-Enhanced 30-GHz-Fundemental Class-C VCO in 0.18µm SiGe BiCMOS., , , , , , , und . ESSCIRC, Seite 435-438. IEEE, (2021)Mitigating timing errors in time-interleaved ADCs: A signal conditioning approach., und . ISCAS, Seite 357-360. IEEE, (2013)26.6 A programmable receiver front-end achieving >17dBm IIP3 at <1.25×BW frequency offset., , , und . ISSCC, Seite 446-447. IEEE, (2016)Filtering of subtractive discrete dither in quantizers: Some new results., und . ICASSP, Seite 5790-5794. IEEE, (2013)