Artikel in einem Konferenzbericht,

647 MHz, 0.642pJ/block/cycle 65nm self synchronous FPGA.

, , , , und .
ESSCIRC, Seite 156-159. IEEE, (2009)

Metadaten

Tags

Nutzer

  • @dblp

Kommentare und Rezensionen