Autor der Publikation

A mixed critical memory controller using bank privatization and fixed priority scheduling.

, , , und . RTCSA, Seite 1-10. IEEE Computer Society, (2014)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Enhancing the Utilization of Dot-Product Engines in Deep Learning Accelerators., , und . IPDPS Workshops, Seite 840-843. IEEE, (2020)An End-to-End HW/SW Co-Design Methodology to Design Efficient Deep Neural Network Systems using Virtual Models., , , , , , , und . INTESA, Seite 18-22. ACM, (2019)Architecting high-speed command schedulers for open-row real-time SDRAM controllers., und . DATE, Seite 626-629. IEEE, (2017)Minimizing DRAM Rank Switching Overhead for Improved Timing Bounds and Performance., , und . ECRTS, Seite 3-13. IEEE Computer Society, (2016)Adaptive load distribution in mixed-critical Networks-on-Chip., , , und . ASP-DAC, Seite 732-737. IEEE, (2017)A Novel DRAM-Based Process-in-Memory Architecture and its Implementation for CNNs., , , , , , , und . ASP-DAC, Seite 35-42. ACM, (2021)Improved DRAM Timing Bounds for Real-Time DRAM Controllers with Read/Write Bundling., und . RTSS, Seite 53-64. IEEE Computer Society, (2015)Architecture and Performance Analysis of a Multi-Generation SDRAM Controller for Mixed Criticality Systems (Architektur- und Leistungsanalyse eines Mehgenerationen-SDRAM-Controllers für gemischte Kritikalitätssysteme). Braunschweig University of Technology, Germany, (2018)base-search.net (ftunivbraunschw:oai:https://leopard.tu-braunschweig.de/:dbbs_mods_00066059).SPARC16: A New Compression Approach for the SPARC Architecture., , , , , und . SBAC-PAD, Seite 169-176. IEEE Computer Society, (2009)