Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Achieving Diverse Redundancy for GPU Kernels., , , und . IEEE Trans. Emerg. Top. Comput., 10 (2): 618-634 (2022)Exploiting intra-task slack time of load operations for DVFS in hard real-time multi-core systems., , , und . SIGBED Rev., 8 (3): 32-35 (2011)Efficient Cache Designs for Probabilistically Analysable Real-Time Systems., , , und . IEEE Trans. Computers, 63 (12): 2998-3011 (2014)EOmesh: Combined Flow Balancing and Deterministic Routing for Reduced WCET Estimates in Embedded Real-Time Systems., , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 37 (11): 2451-2461 (2018)An accurate cost model for guiding data locality transformations., , , und . ACM Trans. Program. Lang. Syst., 27 (5): 946-987 (2005)An automotive case study on the limits of approximation for object detection., , , , , , , , , und 2 andere Autor(en). J. Syst. Archit., (2023)A Software-Only Approach to Enable Diverse Redundancy on Intel GPUs for Safety-Related Kernels., , , , , , , , und . SAC, Seite 451-460. ACM, (2023)Parallel many-core avionics systems., , , , , und . EMSOFT, Seite 26:1-26:10. ACM, (2014)Mitigating Software-Instrumentation Cache Effects in Measurement-Based Timing Analysis., , , , , , und . WCET, Volume 55 von OASIcs, Seite 1:1-1:11. Schloss Dagstuhl - Leibniz-Zentrum für Informatik, (2016)Contention in Multicore Hardware Shared Resources: Understanding of the State of the Art., , , , , und . WCET, Volume 39 von OASIcs, Seite 31-42. Schloss Dagstuhl - Leibniz-Zentrum für Informatik, (2014)