Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

GLARE: global and local wiring aware routability evaluation., , , , , , , , , und . DAC, Seite 768-773. ACM, (2012)A semi-persistent clustering technique for VLSI circuit placement., , , , und . ISPD, Seite 200-207. ACM, (2005)A fast algorithm for identifying good buffer insertion candidate locations., , und . ISPD, Seite 47-52. ACM, (2004)Methodology for Standard Cell Compliance and Detailed Placement for Triple Patterning Lithography., , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 34 (5): 726-739 (2015)Accurate estimation of global buffer delay within a floorplan., , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 25 (6): 1140-1145 (2006)Optimal path routing in single- and multiple-clock domain systems., und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 22 (11): 1580-1588 (2003)Porosity-aware buffered Steiner tree construction., , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 23 (4): 517-526 (2004)MrDP: Multiple-Row Detailed Placement of Heterogeneous-Sized Cells for Advanced Nodes., , , , , , , , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 37 (6): 1237-1250 (2018)Effective free space management for cut-based placement via analytical constraint generation., , und . IEEE Trans. Comput. Aided Des. Integr. Circuits Syst., 22 (10): 1343-1353 (2003)On the Minimum Density Interconnection Tree Problem., , , , und . VLSI Design, 2 (2): 157-169 (1994)