Autor der Publikation

Design of an Ultra-Low-Power Multi-Stage AC/DC Voltage Rectifier and Multiplier Using a Fully-Automated and Portable Design Methodology.

, , und . J. Low Power Electron., 8 (2): 197-206 (2012)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Robustness-aware sleep transistor engineering for power-gated nanometer subthreshold circuits., , , und . ISCAS, Seite 1484-1487. IEEE, (2010)Improved synthesis of gain-boosted regulated-cascode CMOS stages using symbolic analysis and gm/ID methodology., , , , und . IEEE J. Solid State Circuits, 32 (7): 1006-1012 (1997)A Robust 10-Gb/s Duobinary Transceiver in 0.13-μm SOI CMOS for Short-Haul Optical Networks., , , , und . IEEE Trans. Ind. Electron., 65 (2): 1518-1525 (2018)A 1.1-/0.9-nA Temperature-Independent 213-/565-ppm/°C Self-Biased CMOS-Only Current Reference in 65-nm Bulk and 22-nm FDSOI., , und . IEEE J. Solid State Circuits, 58 (8): 2239-2251 (2023)Performances Evaluation of On-Chip Large-Size-Tapped Transformer for MEMS Applications., , , und . IEEE Trans. Instrum. Meas., 69 (9): 7051-7060 (2020)Understanding the limitations and improving the relevance of SPICE simulations in side-channel security evaluations., , , und . J. Cryptogr. Eng., 4 (3): 187-195 (2014)Scaling Trends of the AES S-box Low Power Consumption in 130 and 65 nm CMOS Technology Nodes., , und . ISCAS, Seite 1385-1388. IEEE, (2009)Investigation of Low-Power Low-Voltage Circuit Techniques for a Hybrid Full-Adder Cell., , , und . PATMOS, Volume 3254 von Lecture Notes in Computer Science, Seite 189-197. Springer, (2004)Analysis and Design of RF Energy-Harvesting Systems With Impedance-Aware Rectifier Sizing., , und . IEEE Trans. Circuits Syst. II Express Briefs, 70 (2): 361-365 (Februar 2023)A 1.1- / 0.9-nA Temperature-Independent 213- / 565-ppm/$^\circ$C Self-Biased CMOS-Only Current Reference in 65-nm Bulk and 22-nm FDSOI., , und . CoRR, (2023)