Autor der Publikation

A High-Throughput Hardware Architecture for AV1 Non-Directional Intra Modes.

, , , , , und . IEEE Trans. Circuits Syst. I Fundam. Theory Appl., 67-I (5): 1481-1494 (2020)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Memory Energy Consumption Analysis of Motion Estimation Algorithms using Data Reuse in Video Coding Systems., , , , , und . SBCCI, Seite 31:1-31:6. ACM, (2014)Low-power and high-throughput hardware design for the 3D-HEVC depth intra skip., , , , , , , und . ISCAS, Seite 1-4. IEEE, (2017)High-Throughput and Low-Power Integrated Direct/Inverse HEVC Quantization Hardware Design., , , , und . ISCAS, Seite 1-5. IEEE, (2018)Characterizing energy consumption in software HEVC encoders: HM vs x265., , , , und . LASCAS, Seite 1-4. IEEE, (2017)High Throughput and Low Cost Architecture for the Forward Quantization of the H.264/AVC Video Compression Standard., , , und . CLEI Electron. J., (2010)Design and FPGA Prototyping of a H.264/AVC Main Profile., , , , , , , , und . J. Braz. Comput. Soc., 13 (1): 25-36 (2007)Complexity control of high efficiency video encoders for power-constrained devices., , , und . IEEE Trans. Consumer Electron., 57 (4): 1866-1874 (2011)Low-energy motion estimation memory system with dynamic management., , , , , , und . J. Real Time Image Process., 18 (6): 2495-2510 (2021)Energy-aware scheme for the 3D-HEVC depth maps prediction., , , , und . J. Real Time Image Process., 13 (1): 55-69 (2017)Performance Analysis of Depth Intra-Coding in 3D-HEVC., , , und . IEEE Trans. Circuits Syst. Video Technol., 29 (8): 2509-2520 (2019)